Nehmen Sie an unseren 155000 IMP Followern teil

Fallstudien

elektronik-news.com

Siemens Solido beschleunigt Certus' IC-Design und stärkt den Wettbewerbsvorteil

Das führende Fabless-Halbleiterunternehmen Certus nutzt das EDA-Toolset von Siemens Solido, um die Designverifizierung von Analog-IPs zu beschleunigen und die Zuverlässigkeit zu steigern.

  www.sw.siemens.com
Siemens Solido beschleunigt Certus' IC-Design und stärkt den Wettbewerbsvorteil

Fortschrittliche Automobil-, Luft- und Raumfahrt-, Industrie-, Mobil-, KI- und IoT-Systeme setzen zunehmend auf leistungsstarke Eingabe- / Ausgabe-Schnittstellen (IO) und einen robusten Schutz vor elektrostatischer Entladung (ESD). Certus Semiconductor, ein Spezialist für IO-Bibliotheken, ESD-Lösungen und analoges IP, hat die kundenspezifische IC-Software Solido™ von Siemens übernommen, um die Entwicklung dieser Technologien zu beschleunigen und die Designzuverlässigkeit an fortschrittlichen Prozessknoten zu verbessern.

Warum Solido für IO und ESD IP der nächsten Generation wichtig ist
Die Einführung von Solido ermöglicht es Certus, die wachsende Komplexität von Analog-, HF- und Hochspannungsdesigns zu bewältigen, bei denen Präzision und Zuverlässigkeit unerlässlich sind. Solidos KI-gesteuerte Verifikations-, Charakterisierungs- und Simulationstechnologien helfen Certus, Entwicklungszyklen zu verkürzen und gleichzeitig die Genauigkeit auf SPICE-Ebene beizubehalten. Dies versetzt das Unternehmen in die Lage, IO- und ESD-Bibliotheken bereitzustellen, die die strengen Anforderungen unternehmenskritischer Systeme wie Automobilsicherheitselektronik, Kommunikation in der Luft- und Raumfahrt, industrielle Automatisierungssteuerungen und leistungsstarke Verbraucher- und Mobilgeräte erfüllen.

Differenzierung durch KI-gestütztes Design und Verifikation
Was die Zusammenarbeit zwischen Certus und Siemens auszeichnet, ist die Verwendung von KI–beschleunigten Workflows über den gesamten kundenspezifischen IC-Entwicklungsprozess hinweg. Durch die Bereitstellung von Solido Design Environment für variantenbewusste Verifizierung, Solido Characterization Suite für Bibliothekserstellung, Solido IP Validation Suite für Qualitätssicherung und Solido Simulation Suite für erweiterte SPICE-genaue Analysen kann Certus seine IP-Entwicklung effizienter skalieren als mit herkömmlichen EDA-Toolchains. Dieser einheitliche, KI-fähige Ansatz verbessert die Modellierungsgenauigkeit, verkürzt die Zeit für Eckanalysen und verbessert die Vorhersagbarkeit über Entwurfsansichten hinweg, was Certus einen Wettbewerbsvorteil in Bezug auf Markteinführungszeit und Robustheit verschafft.

Positionierung innerhalb des führenden Gießerei-Ökosystems
Certus ist in großen Gießerei-Ökosystemen als IP-Allianzpartner von GlobalFoundries, als Sachpartner für Siliziumkatalysatoren und als jüngste Ergänzung der Open Innovation Platform Alliance von TSMC tätig. Das Portfolio umfasst spezielle ESD-Lösungen für HF, Transceiver und Hochspannungsschnittstellen sowie Multiprotokoll-iOS, HF-Funkgeräte und analoges IP wie Datenwandler, Oszillatoren und Regler. Die Integration der Solido-Software stärkt die Fähigkeit von Certus, strahlungsharte, automobiltaugliche, stromsparende und flächeneffiziente Varianten anzubieten, die auf verschiedene Gießereiprozesse zugeschnitten sind.

Erfüllung der Anforderungen der Industrie nach Zuverlässigkeit in großem Maßstab
Da Prozessgeometrien schrumpfen und analoge Inhalte in komplexen SoCs zunehmen, stehen Designteams bei der Validierung der Leistung unter allen Prozess-, Spannungs- und Temperaturkombinationen vor wachsenden Herausforderungen. Solidos KI-angetriebene Engines helfen Certus, diesen Druck zu bewältigen, indem sie die Verifikationsabdeckung verbessern und die Charakterisierung beschleunigen und die Bereitstellung von IO- und ESD-Lösungen der nächsten Generation mit höherer Zuverlässigkeit und Designsicherheit unterstützen.

www.siemens.com

Nehmen Sie an unseren 155000 IMP Followern teil